2007-04-16 14:56
Autor: KaliN
21

AMD -- nadchodzące procesory K10

Obrazek AMD -- nadchodzące procesory  K10

Guiseppe Amato podał kolejne cechy dotyczące architektury procesorów nowej generacji. Wczoraj, AMD na konferencji prasowej w Monachium (Niemcy) zaktualizowało nowinki dotyczące nadchodzących procesorów K10. Guiseppe Amato Dyrektor Techniczny do spraw marketingu i EMEA AMD, miał kilka minut aby opowiedzieć o nowej architekturze. Zintegrowany kontroler pamięci (IMC) będzie spełniał kilka nowych zadań. Wraz z wykorzystaniem większych modułów pamięci, przy właściwą implementacją BIOS-u i mainboard routing, IMC posiada 64-bitowy dostęp do pamięci(72-bity przy pamięciach ECC). Tym samym jest możliwy równoczesny zapis i odczyt danych, lub zwiększenie wydajności dla nieregularnego dostępu, który pojawia się wzrastająco w środowisku quad-core.

Właściwości te są możliwe na platformie AM2+ i płytach F3; na "starym" socket AM2 i płytach F 128-bitowy tryb dual-channel jest możliwy.
W związku ze zużyciem energii, zegary IMC mogą zostać obniżone w zależności od rdzeni CPU, dotyczyć ma to też redukcji napięcia. Dzięki temu staje się możliwy overclocking bez zmiany częstości pamięci-coś dla entuzjastów:). Amato wytłumaczyl jakie są korzyści w układach quad-core podczas przejścia z wewnętrznej crossbar switch do komunikacji wewnątrz procesora K10(backbone). W terażniejszych układach quad-core Intela są przypadki gdzie dane muszą "podróżować" przez szynę FSB -- w przypadku AMD cała komunikacja inter-CPU odbywa się na poziomie on-die. Crossbar switch jest już przygotowane do obsługi 8 rdzeni, twierdzi Amato. Jednocześnie Amato nie określa czasu w jakim tego typu CPU pojawią się na sklepowych półkach, twierdzi, że układy octo-core to CPU dalekiej przyszłości. K10 wprowadzi pamięć współdzieloną poziomu L3 podczas gdy każdy rdzeń będzie posiadał swoją własną pamięć poziomów L1 i L2. Wspomniany zostaje także fakt iż przyszłe układy quad-core będą zużywały tyle energii co dzisiejsze procesory Dual-Core. K10 dodaje możliwość niezależnego overclockingu każdego rdzenia efektem czego jest podkręcanie jednego rdzenia do granic możliwości... Nowe CPU będą posiadały sensory temperatur nowego typu dla zwiększenia ochrony przeciw przegrzewaniu się.

źródło: DailyTech



Komentowanie dostępne jest tylko dla zarejestrowanych i zalogowanych czytelnik serwisu IN4.pl.